|
|
|
|
|
00000cam0a2200000 ib4500 |
001 |
BY-NLB-br0000035505 |
005 |
20130430183953.4 |
010 |
# |
# |
$a 985-6767-66-0
|
100 |
# |
# |
$a 20070328d2006 k y0rusy50 ca
|
101 |
0 |
# |
$a rus
|
102 |
# |
# |
$a BY
|
105 |
# |
# |
$a a z 000yy
|
109 |
# |
# |
$a aa
|
200 |
1 |
# |
$a Проектирование контролепригодных цифровых устройств
$e монография
$f А. А. Иванюк, В. Н. Ярмолик
|
210 |
# |
# |
$a Минск
$c Бестпринт
$d 2006
|
215 |
# |
# |
$a 295 с.
$c ил., табл.
$d 20 см
|
320 |
# |
# |
$a Библиография: с. 279―290 (135 назв.)
|
345 |
# |
# |
$9 100 экз.
|
606 |
0 |
# |
$3 BY-NLB-ar37569
$a ЦИФРОВЫЕ УСТРОЙСТВА
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar37561
$a ЦИФРОВЫЕ СИСТЕМЫ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar25811
$a ПРОЕКТИРОВАНИЕ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar10767
$a ЗАПОМИНАЮЩИЕ УСТРОЙСТВА
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar24872
$a ПОСТОЯННЫЕ ЗАПОМИНАЮЩИЕ УСТРОЙСТВА
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar80904
$a ПРОГРАММИРУЕМЫЕ ЛОГИЧЕСКИЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar2510302
$a ТЕСТИРОВАНИЕ (вычисл. техника)
$2 DVNLB
|
615 |
# |
# |
$a Белорусский национальный документ
|
675 |
# |
# |
$a 004.33.054
$v 4
$z rus
|
675 |
# |
# |
$a 621.377.6.037
$v 4
$z rus
|
675 |
# |
# |
$a 004.3'144:621.382.049.771.15
|
686 |
# |
# |
$a 47.33.31
$2 rugasnti
$v 5
|
686 |
# |
# |
$a 50.11
$2 rugasnti
$v 5
|
686 |
# |
# |
$a 47.14
$2 rugasnti
$v 5
|
700 |
# |
1 |
$3 BY-NLB-ar2631571
$a Иванюк
$b А. А.
$g Александр Александрович
$c доктор технических наук
$4 070
|
701 |
# |
1 |
$3 BY-NLB-ar2631608
$a Ярмолик
$b В. Н.
$g Вячеслав Николаевич
$c доктор технических наук
$f род. 1951
$4 070
|
801 |
# |
0 |
$a BY
$b BY-HM0000
$c 20070328
$g psbo
|