|
|
|
|
|
00000cam0a2200000 ib4500 |
001 |
BY-RLST-kn-203430 |
005 |
20221207092321.0 |
010 |
# |
# |
$a 978-5-9221-1200-0
$b в переплете
|
100 |
# |
# |
$a 20100719d2010 k y0rusy50 ||||ca
|
101 |
0 |
# |
$a rus
|
102 |
# |
# |
$a RU
|
105 |
# |
# |
$a a z 001yy
|
109 |
# |
# |
$a aa
|
200 |
1 |
# |
$a Компактные модели МОП-транзисторов для SPICE в микро- и наноэлектронике
$f В. В. Денисенко
|
210 |
# |
# |
$a Москва
$c Физматлит
$d 2010
|
215 |
# |
# |
$a 405, [2] с.
$c ил., табл.
$d 22 см
|
300 |
# |
# |
$a Дефектный экземпляр (не пропечатаны): с. 378―379, 382―383, с. 386―387, с. 390―391, с. 394―395, с. 398―399, с. 402―403, с. 406―407
|
320 |
# |
# |
$a Библиография: с. 372―401 (467 назв.)
|
320 |
# |
# |
$a Предметный указатель: с. 402―407
|
345 |
# |
# |
$9 500 экз.
|
606 |
0 |
# |
$3 BY-NLB-ar2121092
$a СВЕРХБОЛЬШИЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar39144
$a ЭЛЕКТРОННЫЕ ЦЕПИ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar2287762
$a ПОЛЕВЫЕ ТРАНЗИСТОРЫ С ИЗОЛИРОВАННЫМ ЗАТВОРОМ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar3282517
$a СХЕМОТЕХНИЧЕСКОЕ МОДЕЛИРОВАНИЕ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar11464
$a ИМИТАЦИОННОЕ МОДЕЛИРОВАНИЕ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar31921
$a СТАТИСТИЧЕСКОЕ МОДЕЛИРОВАНИЕ
$2 DVNLB
|
606 |
0 |
# |
$3 BY-NLB-ar22508
$a ПАКЕТЫ ПРИКЛАДНЫХ ПРОГРАММ
$2 DVNLB
|
616 |
# |
# |
$3 BY-NLB-ar14361584
$a SPICE
$c симулятор электронных схем
$2 BYVTM
|
675 |
# |
# |
$a 621.382.049.771.16:004.94
$v 4
$z rus
|
675 |
# |
# |
$a 621.382.049.774.2:621.382.323:004.94
$v 4
$z rus
|
686 |
# |
# |
$a 47.33.31
$v 6
$2 rugasnti
|
686 |
# |
# |
$a 47.14.07
$v 6
$2 rugasnti
|
686 |
# |
# |
$a 47.01.77
$v 6
$2 rugasnti
|
686 |
# |
# |
$a 27.43.51
$v 6
$2 rugasnti
|
686 |
# |
# |
$a 28.17.33
$v 6
$2 rugasnti
|
686 |
# |
# |
$a 50.41.25
$v 6
$2 rugasnti
|
700 |
# |
1 |
$3 BY-RLST-ar408715
$a Денисенко
$b В. В.
$g Виктор Васильевич
$c доктор юридических наук
|
801 |
# |
0 |
$a BY
$b BY-HM0001
$c 20100719
$g psbo
|
801 |
# |
2 |
$a BY
$b BY-HM0000
$c 20170926
$g RCR
|